Техническое описание PADS HyperLynx DDR

Скачать в формате PDF

Обзор

Опция PADS HyperLynx DDR – мощный инструмент анализа топологии памяти DDR, в разы уменьшающий этапы проверки и исправления топологии. Возможность вывода интуитивного отчета о времени установки/удержания, проскока сигналов по верхней и нижней границе и немонотонности в вашем DDR-интерфейсе повышает качество проекта. Расчеты могут быть проверены в соответствии со стандартами JEDEC на интерфейсы DDRx или в соответствии с вашей спецификацией. Подробная симуляция учитывает паразитные эффекты, такие как потери в линиях передачи, отражения, изменения импеданса, эффекты в отверстиях, межсимвольные помехи, перекрестные помехи и временные задержки, давая полный обзор интерфейса памяти.

Особенности и преимущества

  • Интерфейс на основе мастера настроек помогает анализировать топологию DDRx-интерфейсов, включая варианты с пониженным энергопотреблением.
  • Моделирование с любым количеством устройств DRAM – от одного до нескольких модулей и слотов.
  • Описание целостности сигналов и системных таймингов с расчетом времени установки задержки и ухудшения на основе стандарта JEDEC или произвольных спецификаций.
  • Включает HTML-отчет с подробным описанием таймингов и показателей целостности сигналов.

PADS HyperLynx DDR_1.jpg

Рис. 1. Простой интерфейс на основе мастера настроек значительно облегчает cимуляцию DDRx-интерфейсов

Легкая настройка в мастере DDRx 

Мастер HyperLynx DDRx запрашивает у вас все данные для настройки симуляции. Пользователи предоставляют всю необходимую информацию: от выбора IBIS-моделей для контроллера и памяти до управляющих значений циклов чтения/записи, настройки ODT и назначения шин данных, адреса, маски.
Конфигурации мастера можно сохранить и использовать в будущем, что позволяет создавать шаблоны для моделирования для новых проектов.

PADS HyperLynx DDR_2.jpg

Рис. 2. Разнообразные опции в мастере DDRx Wizard дают гибкость в настройках симуляции DDRx

Отчеты на основе HTML

Мастер DDRx генерирует «прозрачный» интуитивный отчет по результатам симуляции, включая таблицу теста pass/fail на основе заданных настроек в заданной конфигурации мастера. Результаты могут быть отфильтрованы, позволяя исследовать тайминги и целостность сигналов во время циклов чтения/записи в адресной и командной шинах или в дифференциальных цепях. PADS HyperLynx значительно снижает время, необходимое для настройки успешной симуляции и выводит подробные результаты, которые помогают ускорить принятие проектных решений.

PADS HyperLynx DDR_3.jpg

Рис. 3. Интуитивный HTML-отчет позволяет с легкостью обрабатывать результаты и находить ошибки. Данные можно экспортировать в различные форматы по вашему желанию

Подробный интерактивный анализ целостности сигналов

Результаты пакетного моделирования, формируемые через мастер DDRx, сохраняются на диске, что позволяет пользователям одновременно анализировать несколько цепей для поиска проблем с целостностью сигнала в режиме offline с использованием осциллографа HyperLynx. Пользователи могут интерактивно устанавливать курсоры и делать примечания в местах проскока сигнала по уровню нуля и единицы или выбранного тайминга.

PADS HyperLynx DDR_4.jpg

Рис. 4. Загрузите любое количество сигналов из результатов пакетного моделирования в интерактивный осциллограф для получения подробных измерений

Вывод 

Проверка шины DDRx включает анализ нескольких измерений тайминга и напряжения. Ручной анализ всей шины DDR непрактичен и подвержен ошибкам. PADS HyperLynx DDRx значительно сокращает время на настройки, необходимое для успешного моделирования, выводит подробные результаты, которые помогают принять верное проектное решение.

Статья об использовании HyperLynx DDR на нашем сайте –
http://www.orcada.ru/publication/ddr-sdram/