Опция PADS HyperLynx DDR – мощный инструмент анализа топологии памяти DDR, в разы уменьшающий этапы проверки и исправления топологии. Возможность вывода интуитивного отчета о времени установки/удержания, проскока сигналов по верхней и нижней границе и немонотонности в вашем DDR-интерфейсе повышает качество проекта. Расчеты могут быть проверены в соответствии со стандартами JEDEC на интерфейсы DDRx или в соответствии с вашей спецификацией. Подробная симуляция учитывает паразитные эффекты, такие как потери в линиях передачи, отражения, изменения импеданса, эффекты в отверстиях, межсимвольные помехи, перекрестные помехи и временные задержки, давая полный обзор интерфейса памяти.
Рис. 1. Простой интерфейс на основе мастера настроек значительно облегчает cимуляцию DDRx-интерфейсов
Мастер HyperLynx DDRx запрашивает у вас все данные для настройки симуляции. Пользователи предоставляют всю необходимую информацию: от выбора IBIS-моделей для контроллера и памяти до управляющих значений циклов чтения/записи, настройки ODT и назначения шин данных, адреса, маски.
Конфигурации мастера можно сохранить и использовать в будущем, что позволяет создавать шаблоны для моделирования для новых проектов.
Рис. 2. Разнообразные опции в мастере DDRx Wizard дают гибкость в настройках симуляции DDRx
Мастер DDRx генерирует «прозрачный» интуитивный отчет по результатам симуляции, включая таблицу теста pass/fail на основе заданных настроек в заданной конфигурации мастера. Результаты могут быть отфильтрованы, позволяя исследовать тайминги и целостность сигналов во время циклов чтения/записи в адресной и командной шинах или в дифференциальных цепях. PADS HyperLynx значительно снижает время, необходимое для настройки успешной симуляции и выводит подробные результаты, которые помогают ускорить принятие проектных решений.
Рис. 3. Интуитивный HTML-отчет позволяет с легкостью обрабатывать результаты и находить ошибки. Данные можно экспортировать в различные форматы по вашему желанию
Результаты пакетного моделирования, формируемые через мастер DDRx, сохраняются на диске, что позволяет пользователям одновременно анализировать несколько цепей для поиска проблем с целостностью сигнала в режиме offline с использованием осциллографа HyperLynx. Пользователи могут интерактивно устанавливать курсоры и делать примечания в местах проскока сигнала по уровню нуля и единицы или выбранного тайминга.
Рис. 4. Загрузите любое количество сигналов из результатов пакетного моделирования в интерактивный осциллограф для получения подробных измерений
Проверка шины DDRx включает анализ нескольких измерений тайминга и напряжения. Ручной анализ всей шины DDR непрактичен и подвержен ошибкам. PADS HyperLynx DDRx значительно сокращает время на настройки, необходимое для успешного моделирования, выводит подробные результаты, которые помогают принять верное проектное решение.
Статья об использовании HyperLynx DDR на нашем сайте –
http://www.orcada.ru/publication/ddr-sdram/